- SR flip-flop:
- Būtini komponentai:
- SR „Flip-flop“ grandinės schema ir paaiškinimas:
- „SR Flip Flop“ darbas:
Terminas skaitmeninis elektronikoje reiškia duomenų generavimą, apdorojimą ar saugojimą dviejų būsenų pavidalu. Dvi būsenos gali būti vaizduojamos kaip AUKŠTOS arba ŽEMOS, teigiamos arba nepozityvios, nustatytos arba atstatytos, o tai galiausiai yra dvejetainė. Aukštas yra 1, o žemas - 0, taigi skaitmeninė technologija išreiškiama 0 ir 1 serijomis. Pavyzdys yra 011010, kuriame kiekvienas terminas reiškia atskirą būseną. Taigi šis fiksavimo procesas aparatinėje įrangoje atliekamas naudojant tam tikrus komponentus, tokius kaip fiksatorius arba „Flip-flop“, „Multiplexer“, „Demultiplexer“, „Encoders“, „Decoders“ ir kt., Visi kartu vadinami nuosekliomis loginėmis grandinėmis.
Taigi, mes ketiname aptarti apie šlepetes, dar vadinamus skląsčiais. Užraktai taip pat gali būti suprantami kaip „Bistable Multivibrator“ kaip dvi stabilios būsenos. Paprastai šios skląsčio grandinės gali būti tiek aktyvios, tiek didelės, tiek aktyvios ir mažos, ir jas gali suveikti atitinkamai HIGH arba LOW signalai.
Paplitę šlepetės tipai yra:
- RS šlepetė (RESET-SET)
- D Šaltinis (duomenys)
- JK „Flip-flop“ („Jack-Kilby“)
- T „Flip-flop“ („Toggle“)
Iš pirmiau išvardytų tipų tik JK ir D šlepetės yra integruotos IC formos, taip pat plačiai naudojamos daugumoje programų.
Čia šiame straipsnyje aptarsime apie „ SR Flip Flop“, o kituose straipsniuose - „Flip Flop“.
SR flip-flop:
SR šlepetės buvo naudojamos įprastose programose, tokiose kaip MP3 grotuvai, namų kino teatrai, nešiojamieji garso dokai ir kt. Tačiau dabar dėl universalumo JK ir D šlepetės yra naudojamos vietoj jų. SR fiksatorius gali būti pastatytas su NAND vartais arba su NOR vartais. Bet kurio iš jų įvestis ir išvestis bus papildyti vienas kitu. Čia mes naudojame NAND vartus demonstruodami SR flip flop.
Kai laikrodžio signalas yra LOW, įėjimai S ir R niekada neturės įtakos išėjimui. Laikas turi būti aukštas, kad įėjimai suaktyvėtų. Taigi, SR flip-flop yra kontroliuojamas dvilypis fiksatorius, kur laikrodžio signalas yra valdymo signalas. Vėlgi, tai suskirstoma į teigiamą krašto sukeltą SR šnipštą ir neigiamą krašto sukeltą SR flip-flop. Taigi, išvestis turi dvi stabilias būsenas, pagrįstas įvestimis, kurios buvo aptartos toliau.
„SR Flip-Flop“ tiesos lentelė:
CLK valstija |
ĮVADAS |
IŠĖJIMAS |
||
Laikrodis |
S ' |
R ' |
Klausimas |
Q ' |
MAŽAI |
x |
x |
0 |
1 |
AUKŠTAS |
0 |
0 |
0 |
1 |
AUKŠTAS |
1 |
0 |
1 |
0 |
AUKŠTAS |
0 |
1 |
0 |
1 |
AUKŠTAS |
1 |
1 |
1 |
0 |
SR flip flop atminties dydis yra vienas bitas. S (rinkinys) ir R (nustatymas iš naujo) yra SR flip-flop įvesties būsenos. Q ir Q 'reiškia flip-flop išvesties būsenas. Pagal lentelę, remiantis įvestimis, produkcija keičia savo būseną. Tačiau svarbu atsižvelgti į tai, kad visa tai gali įvykti tik esant laikrodžio signalui.
Mes statome SR flip flop naudodami NAND vartus, kurie yra tokie, kaip žemiau,
Naudojamas IC yra SN74HC00N (keturvietiai 2 įvesties teigiamo NAND vartai). Tai 14 kontaktų pakuotė, kurioje yra 4 atskiri NAND vartai. Žemiau yra kaiščių schema ir atitinkamas kaiščių aprašymas.
Būtini komponentai:
- IC SN74HC00 („Quad NAND Gate“) - 1 Nr.
- LM7805 - 1Nr.
- Lytėjimo jungiklis - 3 Nr.
- 9 V akumuliatorius - 1 Nr.
- LED (žalia - 1; raudona - 2)
- Rezistoriai (1kὨ - 2; 220kὨ -2)
- Bandomoji Lenta
- Jungiamieji laidai
SR „Flip-flop“ grandinės schema ir paaiškinimas:
Čia mes panaudojome IC SN74HC00N, kad pademonstruotume SR Flip Flop Circuit, kurio viduje yra keturi NAND vartai. IC maitinimo šaltinis buvo apribotas iki MAXIMUM OF 6V, o duomenis galima rasti duomenų lape. Žemiau pateikiama momentinė nuotrauka.
Taigi mes naudojome reguliatorių LM7805, kad maitinimo įtampa ir kaiščių įtampa būtų apribota iki 5 V maksimalios.
„SR Flip Flop“ darbas:
Du mygtukai S (Nustatyti) ir R (Atstatyti) yra SR flip-flop įvesties būsenos. Du šviesos diodai Q ir Q 'žymi „flip-flop“ išėjimo būsenas. 9 V baterija veikia kaip įtampos reguliatoriaus LM7805 įvestis. Taigi reguliuojamas 5 V išėjimas naudojamas kaip Vcc ir kaiščių tiekimas į IC. Taigi esant skirtingiems įėjimams ties S 'ir R', atitinkamas išėjimas gali būti matomas per šviesos diodus Q ir Q '.
Tiesos lentelė ir atitinkamos būsenos skiriasi priklausomai nuo konstrukcijos tipo, kuris gali būti naudojamas naudojant NAND arba NOR vartus. Čia tai daroma naudojant NAND vartus. Smeigtukai S 'ir R' paprastai traukiami žemyn. Taigi numatytoji įvesties būsena bus S '= 0, R' = 0.
Žemiau aprašėme visas keturias SR „Flip-Flop“ būsenas, naudodami „SR flip flop“ grandinę, pagamintą ant duonos lentos.
1 būsena: laikrodis - AUKŠTAS; S '- 0; R '- 0; Q - 0; Q '- 0
1 būsenos įvestims RED lemputės šviečia, nurodant, kad Q 'yra AUKŠTAS, o ŽALIOS - Q, kad LOW.
2 būsena: laikrodis - AUKŠTAS; S '- 1; R '- 0; Q - 1; Q '- 0
2 būsenos įvestims žalios spalvos šviečia rodant, kad Q yra AUKŠTAS, o RED LED rodo, kad Q 'yra LOW.
3 būsena: laikrodis - AUKŠTAS; S '- 0; R’- 1; Q - 0; Q '- 1
3 būsenos įėjimams RED lemputės šviečia, nurodant, kad Q 'yra AUKŠTAS, o ŽALIOS - Q, kad LOW.
4 būsena: laikrodis - AUKŠTAS; S '- 1; R’- 1; Q - 1; Q '- 1
4 būsenos įvestims RED ir GREEN lemputės šviečia, nurodant, kad klausimai ir klausimai yra aukšti. Bet valstybė praktiškai nėra stabili. Dėl nestabilumo ir nuolatinio laikrodžio nebuvimo išvestis tampa Q = 1 ir Q '= 0.